Test S0175

ARM S0175
"DMBdWW Rfe PosRR PodRW Wse"
Cycle=Rfe PosRR PodRW Wse DMBdWW
Relax=[Wse,DMBdWW,Rfe]
Safe=PosRR PodRW
Prefetch=0:x=F,0:y=W,1:y=F,1:x=W
Com=Rf Ws
Orig=DMBdWW Rfe PosRR PodRW Wse
{
%x0=x; %y0=y;
%y1=y; %x1=x;
}
 P0           | P1           ;
 MOV R0,#2    | LDR R0,[%y1] ;
 STR R0,[%x0] | LDR R1,[%y1] ;
 DMB          | MOV R2,#1    ;
 MOV R1,#1    | STR R2,[%x1] ;
 STR R1,[%y0] |              ;
Observed
    1:R0=1; x=2;