Test MP+PPO800

ARM MP+PPO800
"Fre DMBdWW Rfe PosRW PosWR DpAddrdR PosRR PosRW PosWR"
Cycle=Rfe PosRW PosWR DpAddrdR PosRR PosRW PosWR Fre DMBdWW
Relax=
Safe=Rfe Fre PosWR PosRW PosRR DMBdWW DpAddrdR
Prefetch=1:x=T
Orig=Fre DMBdWW Rfe PosRW PosWR DpAddrdR PosRR PosRW PosWR
{
%x0=x; %y0=y;
%y1=y; %x1=x;
}
 P0            | P1               ;
 MOV R0, #2    | LDR R0, [%y1]    ;
 STR R0, [%x0] | MOV R1, #2       ;
 DMB           | STR R1, [%y1]    ;
 MOV R1, #1    | LDR R2, [%y1]    ;
 STR R1, [%y0] | EOR R3,R2,R2     ;
               | LDR R4, [R3,%x1] ;
               | LDR R5, [%x1]    ;
               | MOV R6, #1       ;
               | STR R6, [%x1]    ;
               | LDR R7, [%x1]    ;
Observed
    1:R0=0; 1:R7=2; x=2; y=2;