Test LB+PPO0196

ARM LB+PPO0196
"PodWW Rfe DpDatadW Rfe PosRR PosRW PosWR DpDatadW"
Cycle=Rfe PosRR PosRW PosWR DpDatadW PodWW Rfe DpDatadW
Relax=
Safe=Rfe PosWR PosRW PosRR Pod*W DpDatadW
Prefetch=
Com=Rf Rf
Orig=PodWW Rfe DpDatadW Rfe PosRR PosRW PosWR DpDatadW
{
%z0=z; %x0=x;
%x1=x; %y1=y; %z1=z;
}
 P0           | P1           ;
 LDR R0,[%z0] | LDR R0,[%x1] ;
 EOR R1,R0,R0 | LDR R1,[%x1] ;
 ADD R1,R1,#1 | MOV R2,#2    ;
 STR R1,[%x0] | STR R2,[%x1] ;
              | LDR R3,[%x1] ;
              | EOR R4,R3,R3 ;
              | ADD R4,R4,#1 ;
              | STR R4,[%y1] ;
              | MOV R5,#1    ;
              | STR R5,[%z1] ;
Observed
    0:R0=1; 1:R0=1; x=2;