AArch64 S+posw4q0-poq0q0-posq0w0s014 "PosWRw4q0 PodRRq0q0 PosRWq0w0 Rfew0w4 PosRRw4q0 PodRWq0q0 PosWWq0w0 Wsew0w4" Cycle=Rfew0w4 PosRRw4q0 PodRWq0q0 PosWWq0w0 Wsew0w4 PosWRw4q0 PodRRq0q0 PosRWq0w0 Relax=[PosWRw4q0,PodRRq0q0,PosRWq0w0] [PosRRw4q0,PodRWq0q0,PosWWq0w0] Safe=Rfew0w4 Wsew0w4 Prefetch=0:x=F,0:y=W,1:y=F,1:x=W Com=Rf Ws Orig=PosWRw4q0 PodRRq0q0 PosRWq0w0 Rfew0w4 PosRRw4q0 PodRWq0q0 PosWWq0w0 Wsew0w4 { uint64_t y; uint64_t x; uint64_t 1:X6; uint64_t 1:X2; uint64_t 1:X0; uint64_t 0:X3; uint64_t 0:X2; 0:X0=0x3030303; 0:X1=x; 0:X4=y; 0:X5=0x1010101; 1:X1=y; 1:X3=0x101010101010101; 1:X4=x; 1:X5=0x2020202; } P0 | P1 ; STR W0,[X1,#4] | LDR W0,[X1,#4] ; LDR X2,[X1] | LDR X2,[X1] ; LDR X3,[X4] | STR X3,[X4] ; STR W5,[X4] | STR W5,[X4] ; | LDR X6,[X4] ; Observed y=0x1010101; x=0x101010102020202; 1:X6=0x101010102020202; 1:X2=0x0; 1:X0=0x0; 0:X3=0x0; 0:X2=0x303030302020202;