AArch64 R+dmb.sys "DMB.SYdWW Wse DMB.SYdWR Fre" Cycle=Fre DMB.SYdWW Wse DMB.SYdWR Relax= Safe=Fre Wse DMB.SYdWW DMB.SYdWR Prefetch=0:x=F,0:y=W,1:y=F,1:x=T Com=Ws Fr Orig=DMB.SYdWW Wse DMB.SYdWR Fre { 0:X1=x; 0:X3=y; 1:X1=y; 1:X3=x; } P0 | P1 ; MOV W0,#1 | MOV W0,#2 ; STR W0,[X1] | STR W0,[X1] ; DMB SY | DMB SY ; MOV W2,#1 | LDR W2,[X3] ; STR W2,[X3] | ; exists (y=2 /\ 1:X2=0)