Test MP+dmb.sys+pos

AArch64 MP+dmb.sys+pos
"DMB.SYsWW Rfe PosRR Fre"
Cycle=Rfe PosRR Fre DMB.SYsWW
Relax=
Safe=Rfe Fre PosRR DMB.SYsWW
Prefetch=
Com=Rf Fr
Orig=DMB.SYsWW Rfe PosRR Fre
{
0:X1=x;
1:X1=x;
}
 P0          | P1          ;
 MOV W0,#1   | LDR W0,[X1] ;
 STR W0,[X1] | LDR W2,[X1] ;
 DMB SY      |             ;
 MOV W2,#2   |             ;
 STR W2,[X1] |             ;
Observed
    x=2; 1:X2=0; 1:X0=2;
and x=2; 1:X2=0; 1:X0=1;