Test MP0044

ARM MP0044
"PosWW PodWW PosWW Rfe DpAddrdR Fre"
Cycle=Rfe DpAddrdR Fre PosWW PodWW PosWW
Relax=[Rfe,DpAddrdR,Fre]
Safe=PosWW PodWW
Prefetch=0:x=F,0:y=W,1:y=F,1:x=T
Com=Rf Fr
Orig=PosWW PodWW PosWW Rfe DpAddrdR Fre
{
%x0=x; %y0=y;
%y1=y; %x1=x;
}
 P0           | P1              ;
 MOV R0,#1    | LDR R0,[%y1]    ;
 STR R0,[%x0] | EOR R1,R0,R0    ;
 MOV R1,#2    | LDR R2,[R1,%x1] ;
 STR R1,[%x0] |                 ;
 MOV R2,#1    |                 ;
 STR R2,[%y0] |                 ;
 MOV R3,#2    |                 ;
 STR R3,[%y0] |                 ;
Observed
    1:R0=1; 1:R2=1; x=2; y=2;