Test LB+PPO0579

Executions for behaviour: "0:R0=1 ; 1:R0=1"

ARM LB+PPO0579
"PodRW Rfe DpDatadW Rfe PosRR DpCtrldW PosWR PosRR"
Cycle=Rfe PosRR DpCtrldW PosWR PosRR PodRW Rfe DpDatadW
Relax=
Safe=Rfe PosWR PosRR Pod*W DpDatadW DpCtrldW
Prefetch=
Com=Rf Rf
Orig=PodRW Rfe DpDatadW Rfe PosRR DpCtrldW PosWR PosRR
{
%z0=z; %x0=x;
%x1=x; %y1=y; %z1=z;
}
 P0           | P1           ;
 LDR R0,[%z0] | LDR R0,[%x1] ;
 EOR R1,R0,R0 | LDR R1,[%x1] ;
 ADD R1,R1,#1 | CMP R1,R1    ;
 STR R1,[%x0] | BNE LC00     ;
              | LC00:        ;
              | MOV R2,#1    ;
              | STR R2,[%y1] ;
              | LDR R3,[%y1] ;
              | LDR R4,[%y1] ;
              | MOV R5,#1    ;
              | STR R5,[%z1] ;
Observed
    0:R0=1; 1:R0=1;