Executions for behaviour:
"0:R0=1 ; 1:R0=1"
ARM LB+PPO0563 "PodRW Rfe DpDatadW Rfe PosRR DpAddrdW PosWR PosRR" Cycle=Rfe PosRR DpAddrdW PosWR PosRR PodRW Rfe DpDatadW Relax= Safe=Rfe PosWR PosRR Pod*W DpAddrdW DpDatadW Prefetch= Com=Rf Rf Orig=PodRW Rfe DpDatadW Rfe PosRR DpAddrdW PosWR PosRR { %z0=z; %x0=x; %x1=x; %y1=y; %z1=z; } P0 | P1 ; LDR R0,[%z0] | LDR R0,[%x1] ; EOR R1,R0,R0 | LDR R1,[%x1] ; ADD R1,R1,#1 | EOR R2,R1,R1 ; STR R1,[%x0] | MOV R3,#1 ; | STR R3,[R2,%y1] ; | LDR R4,[%y1] ; | LDR R5,[%y1] ; | MOV R6,#1 ; | STR R6,[%z1] ; Observed 0:R0=1; 1:R0=1;