Test MOREDETOUR0810

Executions for behaviour: "1:R0=0 ; 1:R2=1 ; 3:R0=4 ; 3:R2=3 ; x=4"

 ModelTegra3Exynos4412Exynos5410APQ8064
MOREDETOUR0810ForbidNo, 0/3.1GOk, 1/24GNo, 0/3.1GNo, 0/2.3G
  Allow unseen Allow unseenAllow unseen

Executions for behaviour: "1:R0=0 ; 1:R2=1 ; 3:R0=4 ; 3:R2=4 ; x=4"

 ModelTegra3Exynos4412Exynos5410APQ8064
MOREDETOUR0810ForbidNo, 0/3.1GOk, 1/24GNo, 0/3.1GNo, 0/2.3G
  Allow unseen Allow unseenAllow unseen

ARM MOREDETOUR0810
"DMBdWW Rfe DpCtrldW DetourW DetourRW Wse"
Cycle=Rfe DpCtrldW DetourW DetourRW Wse DMBdWW
Prefetch=0:x=F,0:y=W,1:y=F,1:x=W
Com=Rf Ws
Orig=DMBdWW Rfe DpCtrldW DetourW DetourRW Wse
{
%x0=x; %y0=y;
%y1=y; %x1=x;
%x2=x;
%x3=x;
}
 P0           | P1           | P2           | P3           ;
 MOV R0,#5    | LDR R0,[%y1] | MOV R0,#2    | LDR R0,[%x3] ;
 STR R0,[%x0] | CMP R0,R0    | STR R0,[%x2] | MOV R1,#3    ;
 DMB          | BNE LC00     |              | STR R1,[%x3] ;
 MOV R1,#1    | LC00:        |              | DMB          ;
 STR R1,[%y0] | MOV R1,#1    |              | LDR R2,[%x3] ;
              | STR R1,[%x1] |              |              ;
              | LDR R2,[%x1] |              |              ;
              | MOV R3,#4    |              |              ;
              | STR R3,[%x1] |              |              ;
Observed
    1:R0=0; 1:R2=1; 3:R0=4; 3:R2=3; x=4;
and 1:R0=0; 1:R2=1; 3:R0=4; 3:R2=4; x=4;